Show simple item record

dc.contributor.authorTaluntis, Vladas
dc.date.accessioned2023-09-18T09:06:45Z
dc.date.available2023-09-18T09:06:45Z
dc.identifier.urihttps://etalpykla.vilniustech.lt/handle/123456789/110276
dc.description.abstractMagistro baigiamojo darbo tikslas – įgyvendinti duomenų kodavimo algoritmą lauku programuojamų loginių matricų įrenginiuose (LPLM), ištirti skirtingų modelių našumą ir kodavimo spartą, bei palyginti LPLM įtaisus su kitos rūšies procesoriais. Tiriamasis darbas suskirstytas į 3 etapus. Pirmajame etape apžvelgti kodavimo algoritmai, išanalizuoti tyrimo objektai. Sekančiame etape įgyvendintas kodavimo algoritmas LPLM, Raspberry pi ir STM įtaisuose, bei sukurtas dirbtinis neuronų tinklas, skirtas duomenų analizavimui. Paskutiniame etape pateikta pasirinktų įtaisų tyrimo rezultatai bei išvados. Darbo apimtis – 43 psl. teksto be priedų, 31 iliustr., 2 priedai.lit
dc.description.abstractThe aim of master‘s thesis is to implement data encoding algorithm in field programmable data array (FPGA) devices, analyze efficiency and encoding velocity of different models and compare FPGA devices with some other processors. The research is divided into 3 parts. In stage 1, encoding algorithms are reviewed and research objects are analyzed. Stage 2 involves implementation of encoding algorithm in FPGA, Raspberry pi and STM devices as well as creating of artificial neuron network for data analysis. Finally, in stage 3, analysis results of chosen devices are presented and findings are discussed. Thesis consists of: 43 p. text without appendixes, 31 figures, 2 appendixes included.eng
dc.formatPDF
dc.format.extent51 p.
dc.format.mediumtekstas / txt
dc.language.isolit
dc.rightsLaisvai prieinamas internete
dc.source.urihttps://talpykla.elaba.lt/elaba-fedora/objects/elaba:22889756/datastreams/MAIN/content
dc.titleTelemetrinių duomenų šifravimo algoritmo įgyvendinimų LPLM įrenginiuose tyrimas
dc.title.alternativeInvestigation of the FPGA Based Telemetry Data Coding Algorithm Implementation
dc.typeMagistro darbas / Master thesis
dcterms.references0
dc.type.pubtypeETD_MGR - Magistro darbas / Master thesis
dc.contributor.institutionVilniaus Gedimino technikos universitetas
dc.subject.researchfieldT 001 - Elektros ir elektronikos inžinerija / Electrical and electronic engineering
dc.subject.ltRealaus laiko šifravimas
dc.subject.ltAES
dc.subject.ltLPLM.
dc.subject.enReal-time encryption
dc.subject.enAES
dc.subject.enFPGA.
dc.identifier.elaba22889756


Files in this item

Thumbnail

This item appears in the following Collection(s)

Show simple item record