Rodyti trumpą aprašą

dc.contributor.authorJurgo, Marijan
dc.contributor.authorNavickas, Romualdas
dc.date.accessioned2023-09-18T16:42:11Z
dc.date.available2023-09-18T16:42:11Z
dc.date.issued2016
dc.identifier.issn2029-2341
dc.identifier.other(BIS)VGT02-000032350
dc.identifier.urihttps://etalpykla.vilniustech.lt/handle/123456789/116150
dc.description.abstractDažnio sintezatorius yra vienas iš svarbiausių blokų bevielio ryšio siųstuvuose-imtuvuose. Kaip dažnio sintezatorius daugiastandarčiams bevielio ryšio siųstuvams ir imtuvams dažniausiai yra naudojama fazės derinimo kilpa (FDK). Dvi pagrindinės FDK struktūros yra klasikinė (mišri, krūvio pompos) ir visiškai skaitmeninė fazės derinimo kilpa. Naujausiuose darbuose, susijusiuose su klasikinės FDK projektavimu, siekiama mažinti galią ir plotą, dažnio suderinimo trukmę, platinti praleidžiamų dažnių ruožą. Pagrindinis dėmesys projektuojant visiškai skaitmenines FDK skiriamas kvantavimo triukšmui mažinti. Įvairių struktūrų ir tipų dažnio sintezatoriams palyginti yra siūloma nauja kokybės funkcija (FOM). Ši funkcija priklauso nuo visų pagrindinių sintezatoriaus, tinkančio daugiastandarčiams siųstuvams-imtuvams, parametrų: fazinio triukšmo, darbinio dažnio, dažnio perderinimo ruožo pločio, vartojamosios galios, luste užimamo ploto. Taip pat įvertinama naudojama KMOP technologija. Iš apskaičiuotų kokybės funkcijos rezultatų naujausiems publikuotiems dažnio sintezatoriams matyti, kad nanometrinėse technologijose visiškai skaitmeninės struktūros dažnio sintezatoriai yra pranašesni už klasikinius, tačiau didesnėse (0,18 μm ir 0,13 μm) technologijose įgyvendinti klasikiniai dažnio sintezatoriai yra lygiaverčiai arba pranašesni už visiškai skaitmeninius sintezatorius.lit
dc.description.abstractFrequency synthesiser is one of most important blocks in wireless transceiver. Generally phase locked loop (PLL) is used as frequency synthesiser in multistandart wireless transceivers. Two main structures of PLL are conventional (mixed, charge pump) PLL and All-Digital PLL. Newest works, related to design of conventional PLLs, are oriented to minimise power consumption and chip size, increase loop bandwidth and decrease frequency locking time. Main focus of All-Digital PLLs design is to reduce quantisation noise. New figure of merit (FOM) is proposed to compare frequency synthesisers of different type. This function depends on all main parameters of frequency synthesizer for multistandart transceiver: phase noise, operation frequency, frequency tuting range, power dissipation, used area of silicon. Used CMOS technology is also assessed in proposed FOM. From the calsulated FOM value for newest published frequency synthesisers it is seen, that in nanometric technologies All-Digital frequency synthesisers are superior to conventional synthesisers. Although, performance of conventional frequency synthesisers, implemented in larger technologies (0.18 μm ir 0.13 μm), is comparable or better than performance of All-Digital synthesisers.eng
dc.formatPDF
dc.format.extentp. 302-307
dc.format.mediumtekstas / txt
dc.language.isolit
dc.relation.isreferencedbyGale's Academic OneFile
dc.relation.isreferencedbyICONDA
dc.relation.isreferencedbyIndex Copernicus
dc.source.urihttps://doi.org/10.3846/mla.2016.931
dc.subjectIK02 - Išmaniosios komunikacijų technologijos / Smart communication technologies
dc.titleDažnio sintezatorių daugiastandarčiams bevielio ryšio siųstuvams ir imtuvams analizė
dc.title.alternativeAnalysis of frequency synthesisers for multistandart wireless transceiver
dc.typeStraipsnis kitoje DB / Article in other DB
dcterms.references33
dc.type.pubtypeS3 - Straipsnis kitoje DB / Article in other DB
dc.contributor.institutionVilniaus Gedimino technikos universitetas
dc.contributor.facultyElektronikos fakultetas / Faculty of Electronics
dc.subject.researchfieldT 001 - Elektros ir elektronikos inžinerija / Electrical and electronic engineering
dc.subject.ltspecializationsL104 - Nauji gamybos procesai, medžiagos ir technologijos / New production processes, materials and technologies
dc.subject.ltDažnio sintezatorius
dc.subject.ltAukštadažnis
dc.subject.ltFazės derinimo kilpa
dc.subject.ltĮtampa valdomas generatorius
dc.subject.ltKrūvio pompa
dc.subject.ltDaliklis
dc.subject.ltLaikinis skaitmeninis keitiklis
dc.subject.ltKMOP
dc.subject.ltKokybės funkcija
dc.subject.enFrequency synthesizer
dc.subject.enHigh-frequency
dc.subject.enPhase-locked loop
dc.subject.enVoltage-controlled oscillator
dc.subject.enCharge pump
dc.subject.enDivider
dc.subject.enTime-to-digital converter
dc.subject.enCMOS
dc.subject.enFigure of merit
dcterms.sourcetitleMokslas – Lietuvos ateitis: Elektronika ir elektrotechnika = Science – future of Lithuania: Electronics and electrical engineering
dc.description.issueNr. 3
dc.description.volumeT. 8
dc.publisher.nameTechnika
dc.publisher.cityVilnius
dc.identifier.doi10.3846/mla.2016.931
dc.identifier.elaba17654507


Šio įrašo failai

FailaiDydisFormatasPeržiūra

Su šiuo įrašu susijusių failų nėra.

Šis įrašas yra šioje (-se) kolekcijoje (-ose)

Rodyti trumpą aprašą