0,18 um KMOP technologijos didelės spartos nuoseklaus ryšio siųstuvo/imtuvo projektavimas ir tyrimas
Santrauka
Baigiamajame magistro darbe nagrinėjami KMOP technologijos nuosekliojo ryšio siųstuvai/imtuvai, pagrindiniai jų blokai, veikimas ir parametrai. Šiame darbe pateikiamas suprojektuotas didesnės nei 1 Gbit/s spartos nuoseklaus ryšio siųstuvas/imtuvas, susidedantis iš šių pagrindinių blokų: taktinio dažnio keitiklio, duomenų generatoriaus, 8b10b enkoderio, lygiagrečiojo-nuosekliojo keitiklio, LVDS siųstuvo, LVDS imtuvo, duomenų atstatymo dalies, nuosekliojo-lygiagrečiojo keitiklio, 8b10b dekoderio ir sistemos kokybės įvertinimo dalies. Projektavimas atliktas taikant 0,18 μm KMOP „GlobalFoundries 0,18 μm GFUS 7RF“ technologiją ir profesionalų integrinių grandynų (IG) projektavimo „Cadence IC615 Design“ paketą bei „GF180HV_CMHV7SF Design Kit“ projektavimo įrankį. Gauta suprojektuoto IG maitinimo įtampa 1,8 V, vartojamoji galia 37,5 mW, užimamas lusto plotas be kontaktinių aikštelių 0,175 mm2. IG pagamintas per MOSIS programą ir atliktas jo tyrimas ir analizė. Darbą sudaro 6 dalys: įvadas, panašios paskirties sistemų mokslinės literatūros apžvalga, suprojektuoto siųstuvo/imtuvo pagrindinių dalių projektavimas ir analizė, suprojektuoto ir pagaminto siųstuvo/imtuvo tyrimas, išvados, literatūros sąrašas. Darbo apimtis – 85 p. teksto be priedų, 82 iliustr., 12 lent., 17 bibliografinių šaltinių. Atskirai pridedami darbo priedai. This thesis examines the serial link transceivers in CMOS technology, their main blocks, the performance and settings. In this work, the serial link transceiver was designed with data rate more than 1 Gbit/s, consisting of the following main blocks: a multiphase clock, data generator, 8b10b encoder, a serializer, LVDS transmitter, LVDS receiver, CDR, deserializer, 8b10b decoder and quality of system part. Design was done using the 0.18 μm CMOS „GlobalFoundries 0.18 μm GFUS 7RF“ technology and professional integrated circuit design package „Cadence IC615 Design“ and design tool „GF180HV_CMHV7SF Design Kit“. Power supply voltage is 1.8 V and the power consumption is 37.5 mW. The area occupied by the chip without contact pads is 0.175 mm2. IC was manufactured during the MOSIS program. Investigation and analysis was done of this IC. The work consists of 6 parts: introduction, similar systems review of scientific literature, designed a transmitter/receiver of the main parts of the design and analysis, design and production of the transmitter/receiver, conclusions, list of references. Work size – 85 p. text without appendixes, 82 pictures, 12 tables, 17 bibliographic sources. Appendixes are included separately.