• Lietuvių
    • English
  • English 
    • Lietuvių
    • English
  • Login
View Item 
  •   DSpace Home
  • Baigiamieji darbai (ETD) / Graduation works (ETD)
  • Magistrų darbai / Master theses
  • View Item
  •   DSpace Home
  • Baigiamieji darbai (ETD) / Graduation works (ETD)
  • Magistrų darbai / Master theses
  • View Item
JavaScript is disabled for your browser. Some features of this site may not work without it.

Programuojamos logikos lusto taikymas kompiuteryje naudojant USB sąsają

View/Open
2013_Slegeryte.Vaiva_MNEfm-11.pdf (938.3Kb)
Date
2013
Author
Rusen, Vaiva
Metadata
Show full item record
Abstract
Baigiamajame magistro darbe nagrinėjamas programuojamos logikos lusto panaudojimas kompiuteryje per USB sąsają. Tiriamos programuojamo lusto galimybės siekiant panaudoti lusto funkcijas kompiuterio programinėje įrangoje. Išnagrinėti programuojamos logikos įrenginiai, USB-UART sąsaja. Aptarta galimybė panaudoti didelės sparto (iki 3000000 bodų/s) nuoseklią sąsają duomenims tarp kompiuterio ir programuojamos logikos lusto siųsti. Suprojektavus USB-UART modulį atliktas duomenų perdavimo tyrimas. Nustatyta, kad galima pasiekti maksimalią duomenų perdavimo spartą, tačiau norint gauti nesugadintus duomenis reikia naudoti programinį klaidų taisymo protokolą. Darbe pateikiama rezultatų analizė, pateikiami pasiūlymai tolimesniems tobulinimams. Darbą sudaro 3 dalys: įvadas, analitinė dalis, taikomoji dalis, tiriamoji dalis, išvados ir siūlymai, literatūros sąrašas.
 
Possibilities of programmable logic device applications in PC using USB interface were investigated in master thesis. FPGA devices and USB-UART interface was analyzed. UART interface was created in FPGA using VHDL in order to test the possibilities of high speed UART interface. Analysis of data trasfer was made to find out the fastest baud rate with low bit error rate. It was estimated that it is possible to transfer data on 1500000 bauds/s with low bit error rate. This allows sending data on 1.2 Mb/s speed. In order to get 3000000 bauds/s data rate, data error detection protocol must created on computer’s side.
 
Issue date (year)
2013
URI
https://etalpykla.vilniustech.lt/handle/123456789/108455
Collections
  • Magistrų darbai / Master theses [2734]

 

 

Browse

All of DSpaceCommunities & CollectionsBy Issue DateAuthorsTitlesSubjects / KeywordsInstitutionFacultyDepartment / InstituteTypeSourcePublisherType (PDB/ETD)Research fieldStudy directionVILNIUS TECH research priorities and topicsLithuanian intelligent specializationThis CollectionBy Issue DateAuthorsTitlesSubjects / KeywordsInstitutionFacultyDepartment / InstituteTypeSourcePublisherType (PDB/ETD)Research fieldStudy directionVILNIUS TECH research priorities and topicsLithuanian intelligent specialization

My Account

LoginRegister