dc.contributor.author | Rusen, Vaiva | |
dc.date.accessioned | 2023-09-18T08:54:29Z | |
dc.date.available | 2023-09-18T08:54:29Z | |
dc.date.issued | 2013 | |
dc.identifier.uri | https://etalpykla.vilniustech.lt/handle/123456789/108455 | |
dc.description.abstract | Baigiamajame magistro darbe nagrinėjamas programuojamos logikos lusto panaudojimas kompiuteryje per USB sąsają. Tiriamos programuojamo lusto galimybės siekiant panaudoti lusto funkcijas kompiuterio programinėje įrangoje. Išnagrinėti programuojamos logikos įrenginiai, USB-UART sąsaja. Aptarta galimybė panaudoti didelės sparto (iki 3000000 bodų/s) nuoseklią sąsają duomenims tarp kompiuterio ir programuojamos logikos lusto siųsti. Suprojektavus USB-UART modulį atliktas duomenų perdavimo tyrimas. Nustatyta, kad galima pasiekti maksimalią duomenų perdavimo spartą, tačiau norint gauti nesugadintus duomenis reikia naudoti programinį klaidų taisymo protokolą. Darbe pateikiama rezultatų analizė, pateikiami pasiūlymai tolimesniems tobulinimams. Darbą sudaro 3 dalys: įvadas, analitinė dalis, taikomoji dalis, tiriamoji dalis, išvados ir siūlymai, literatūros sąrašas. | lit |
dc.description.abstract | Possibilities of programmable logic device applications in PC using USB interface were investigated in master thesis. FPGA devices and USB-UART interface was analyzed. UART interface was created in FPGA using VHDL in order to test the possibilities of high speed UART interface. Analysis of data trasfer was made to find out the fastest baud rate with low bit error rate. It was estimated that it is possible to transfer data on 1500000 bauds/s with low bit error rate. This allows sending data on 1.2 Mb/s speed. In order to get 3000000 bauds/s data rate, data error detection protocol must created on computer’s side. | eng |
dc.format | PDF | |
dc.format.extent | 52 p. | |
dc.format.medium | tekstas / txt | |
dc.language.iso | lit | |
dc.rights | Prieinamas tik institucijos intranete | |
dc.source.uri | https://talpykla.elaba.lt/elaba-fedora/objects/elaba:1787446/datastreams/MAIN/content | |
dc.title | Programuojamos logikos lusto taikymas kompiuteryje naudojant USB sąsają | |
dc.title.alternative | Programmable Logic Device Application in PC Using USB Interface | |
dc.type | Magistro darbas / Master thesis | |
dc.type.pubtype | ETD_MGR - Magistro darbas / Master thesis | |
dc.contributor.institution | Vilniaus Gedimino technikos universitetas | |
dc.subject.researchfield | T 001 - Elektros ir elektronikos inžinerija / Electrical and electronic engineering | |
dc.subject.lt | programuojamos logikos lustas | |
dc.subject.lt | VHDL | |
dc.subject.lt | USB-UART sąsaja | |
dc.subject.lt | duomenų perdavimas | |
dc.subject.en | FPGA | |
dc.subject.en | VHDL | |
dc.subject.en | USB-UART interface | |
dc.subject.en | data transfer | |
dc.publisher.name | Lithuanian Academic Libraries Network (LABT) | |
dc.publisher.city | Kaunas | |
dc.identifier.elaba | 1787446 | |