Show simple item record

dc.contributor.authorMarcinkevičius, Albinas Jonas
dc.contributor.authorJasonis, Vaidas
dc.date.accessioned2023-09-18T19:44:55Z
dc.date.available2023-09-18T19:44:55Z
dc.date.issued2006
dc.identifier.issn1392-1215
dc.identifier.other(BIS)VGT02-000014127
dc.identifier.urihttps://etalpykla.vilniustech.lt/handle/123456789/142986
dc.description.abstractPasiūlyti ir sudaryti apibendrinti imties ir laikymo schemos modeliai signalo laikymo veikoje. Išvestos analitinės lygtys ILS parametrams skaičiuoti ir dinaminėms paklaidoms nustatyti. Pateikti imties ir laikymo grandinės su diodų tiltelio raktu modeliavimo rezultatai. Laikoma, kad signalo įtampa yra pjūklo formos ir strobavimo dažnis 250 MHz, dvejetainių skilčių skaičius b = 8. Modeliavimui panaudoti 0,5 Įim dvipolių tranzistorių technologijos SPICE modeliai. Nustatyta, kad, esant laikymo talpai 10 pF, schemos išejimo signalo nuokrypis neviršija vienos žemiausiosios skilties vertės. Parodyta, kad, esant duotiems schemos elementų modelių parametrams, ILS veikimo spartą galima padidinti sumažinant skilčių skaičių arba tikslumą. II. 5, bibl. 7 (lietuvių kalba; santraukos anglų, rusų ir lietuvių k.).lit
dc.description.abstractThe generalized models of sample and hold circuit in the signal hold mode were proposed and created. Analytical equations for sample and hold circuit parameters calculation and dynamic errors estimation were derived. The sample and hold circuit with diode bridge key simulation results were presented. It was assumed, that signal is serrated, the clock frequency is 250 MHz, and the quantity of binary segments b = 8. The 0,5 (im bipolar integrated technology SPICE models were used for simulation. It was found, that output signal defflection not exceeds one least significant bit value, when hold capacity is 10 pF. It was demonstrated, when circuit model parameters are fixed, the velocity of sample and hold circuit can be increased by decreasing quantity of segments, or precision. 111. 5, bibl. 7 (in Lithuanian; summaries in English, Russian, and Lithuanian).eng
dc.format.extentp. 31-35
dc.format.mediumtekstas / txt
dc.language.isolit
dc.relation.isreferencedbyVINITI
dc.relation.isreferencedbyINSPEC
dc.source.urihttps://eejournal.ktu.lt/index.php/elt/article/view/10591
dc.titleAnaloginės atminties schemos parametrų skaičiavimas signalo laikymo veikoje
dc.title.alternativeРасчет параметров схемы аналоговой памяти в режиме хранения сигнала
dc.title.alternativeAnalogy memory circuit parameters calculation in the signal hold mode
dc.typeStraipsnis kitoje DB / Article in other DB
dcterms.references7
dc.type.pubtypeS3 - Straipsnis kitoje DB / Article in other DB
dc.contributor.institutionVilniaus Gedimino technikos universitetas
dc.contributor.facultyElektronikos fakultetas / Faculty of Electronics
dc.subject.researchfieldT 001 - Elektros ir elektronikos inžinerija / Electrical and electronic engineering
dcterms.sourcetitleElektronika ir elektrotechnika
dc.description.issueNr. 2(66)
dc.publisher.nameTechnologija
dc.publisher.cityKaunas
dc.identifier.elaba3769427


Files in this item

FilesSizeFormatView

There are no files associated with this item.

This item appears in the following Collection(s)

Show simple item record