Skaitmeninių įtaisų projektavimas
Abstract
Vadovėlyje teikiamos žinios apie elementarių ir nelabai sudėtingų skaitmeninių įtaisų sandarą, savybes ir projektavimą, yra įvadas į sudėtingų skaitmeninių įtaisų ir sistemų projektavimą taikant techninės įrangos aprašymo kalbas. Įsisavinęs pateiktas žinias, skaitytojas išsiugdo gebėjimus pritaikyti logikos algebros dėsnius įvairios paskirties skaitmeninių įtaisų schemoms sudaryti, išmoksta analizuoti, modeliuoti ir tirti sudarytas schemas bei interpretuoti gautus rezultatus. Vadovėlis aprėpia kombinacinių skaitmeninių įtaisų projektavimą loginių elementų ir aukštesnio integravimo laipsnio integrinių grandynų lygiu, sinchroninių trigerinių įtaisų sintezę ir analizę, taip pat retai teikiamus asinchroninių įtaisų projektavimo pradmenis. Vadovėlyje pateikiamas įvadas į sudėtingų skaitmeninių įtaisų ir sistemų projektavimą, taikant techninės įrangos aprašymo HDL (Hardware Description Language) kalbas. Aptariamas skaitmeninių įtaisų projektavimas bei testavimas fiziniu ir virtualiu lygmenimis, taikant VHDL programavimo kalbą ir FPGA (Field Programmable Gate Array) programuojamas logines matricas. Vadovėlis skirtas elektronikos inžinerijos, automatikos, kompiuterių inžinerijos, informatikos inžinerijos ir telekomunikacijų inžinerijos programų bakalauro ir magistro studijoms. Autoriai siekė taip sudaryti vadovėlį, kad jame teikiamą medžiagą galėtų įsisavinti ir savarankiškai besimokantis studentas: kiekvienas skyrius baigiamas svarbiausių teiginių santrauka, kontroliniais klausimais, uždaviniais ir papildomos literatūros sąrašu, tad vadovėlis tinka ir vientisųjų, ir ištęstinių studijų studentams, taip pat besidomintiems skaitmeninių įtaisų projektavimu mėgėjams ir norintiems atgaivinti ar pagilinti savo žinias profesionalams.